- Главная
- Приложения
- Образование
- Basics of VLSI Design
О Basics of VLSI Design
Приложение представляет собой полный свободный справочник СБИС с диаграмм и графиков. Она является частью электроники и коммуникаций инженерного образования, который приносит важные темы, заметки, новости & блог на эту тему. Скачать приложение, как краткий справочник и электронную книгу по этой электроники и инженерных коммуникаций объекта.
Приложение охватывает более 90 темы СБИС подробно. Эти темы разделены на 5 единиц.
Вы можете очень легко пройти и добиться успеха в ваших экзаменов или интервью, приложение обеспечивает быстрый пересмотр и ссылки на такие темы, как подробный флэш-карты.
Каждая тема в комплекте с диаграммами, уравнений и других форм графических представлений для облегчения понимания. Некоторые из тем, затронутых в этом приложении:
1. Полупроводниковые воспоминания: Введение и типы
2. постоянное запоминающее устройство (ПЗУ)
3. Три транзистора ячейки DRAM
4. Один транзистор DRAM Cell
5. Флэш-память
6. Низкий уровень - мощность КМОП логических схем: Введение
7. Проектирование CMOS инверторы
8. MOS Инверторы: введение в характеристики переключения
9. Сканирование на основе Техники
10. Встроенный самотестирования (BIST) Методы
11. Исторические перспективы СБИС: Закон Мура
12. Классификация типов цифровых КМОП-схемы
13. Circuit Design Пример
14. методологии СБИС
Поток 15. СБИС
Иерархия 16. Дизайн
17. Понятие регулярности, модульности и местности
изготовление 18. CMOS
19. Процесс изготовления Flow: Основные шаги
20. Изготовление транзистора NMOS
21. CMOS изготовления: процесс р-ну
22. CMOS изготовления: процесс н-хорошо
23. CMOS изготовления: процесс ванны близнец
24. Придерживайтесь схемы и дизайн-макет маски
25. МОП-транзистора: физическая структура
26. Система МОП под внешним смещением
27. Структура и функционирование полевого МОП-транзистора
28. Пороговое напряжение
29. Текущие характеристики напряжения МОП-транзистора
30. Mosfet масштабирование
31. Последствия масштабирования
32. Малые Geometry эффекты
33. MOS Емкости
34. MOS инвертор
35. Напряжение передачи характеристики (VTC) МОП инвертора
36. Инверторы с нагрузкой МОП-транзистор п-типа
37. резистивный преобразователь нагрузки
38. Проектирование Истощение нагрузки Инверторы
39. CMOS инвертор
40. Определения времени задержки
41. Расчет Время задержки
42. Инвертор Конструкция с задержкой Сдерживает: Пример
43. комбинационных логических схем MOS: введение
44. MOS логические схемы с Истощение NMOS нагрузки: с двумя входами NOR Gate
45. МОП-логические схемы с Истощение NMOS нагрузки: Обобщенные NOR структура с несколькими входами
46. МОП-логические схемы с Истощение NMOS нагрузки: Переходный анализ NOR ворот
47. МОП-логические схемы с Истощение NMOS нагрузки: с двумя входами NAND Gate
48. МОП-логические схемы с Истощение NMOS нагрузки: Обобщенная структура типа NAND с несколькими входами
49. МОП-логические схемы с Истощение NMOS нагрузки: Переходный анализ вентилю
50. КМОП логические схемы: NOR2 (два входных NOR) ворота
51. CMOS NAND2 (два входных NAND) ворота
52. Схема простой КМОП логических вентилей
53. Сложные логические схемы
54. Комплекс CMOS Logic Gates
55. Схема комплекса КМОП логических вентилей
56. AOI и OAI Гейтс
57. Псевдо-NMOS Гейтс
58. CMOS Full-Adder цепи и нести пульсации сумматор
59. CMOS передач Ворота (Pass Gates)
60. Дополнительной Pass-транзисторная логика (CPL)
61. Последовательное МОП-логические схемы: Введение
62. Поведение бистабильных элементов
63. SR фиксирующей схемы
64. Хронометрировали SR Защелка
65. Хронометрировали JK Защелка
66. Master-Slave флип-флоп
67. CMOS D-защелкой и Edge-Triggered флип-флоп
68. Динамические схемы логики: Введение
69. Основные принципы транзисторных схем Pass
Все темы не перечислены из-за ограничений, установленных символов в Play Store.
Приложение охватывает более 90 темы СБИС подробно. Эти темы разделены на 5 единиц.
Вы можете очень легко пройти и добиться успеха в ваших экзаменов или интервью, приложение обеспечивает быстрый пересмотр и ссылки на такие темы, как подробный флэш-карты.
Каждая тема в комплекте с диаграммами, уравнений и других форм графических представлений для облегчения понимания. Некоторые из тем, затронутых в этом приложении:
1. Полупроводниковые воспоминания: Введение и типы
2. постоянное запоминающее устройство (ПЗУ)
3. Три транзистора ячейки DRAM
4. Один транзистор DRAM Cell
5. Флэш-память
6. Низкий уровень - мощность КМОП логических схем: Введение
7. Проектирование CMOS инверторы
8. MOS Инверторы: введение в характеристики переключения
9. Сканирование на основе Техники
10. Встроенный самотестирования (BIST) Методы
11. Исторические перспективы СБИС: Закон Мура
12. Классификация типов цифровых КМОП-схемы
13. Circuit Design Пример
14. методологии СБИС
Поток 15. СБИС
Иерархия 16. Дизайн
17. Понятие регулярности, модульности и местности
изготовление 18. CMOS
19. Процесс изготовления Flow: Основные шаги
20. Изготовление транзистора NMOS
21. CMOS изготовления: процесс р-ну
22. CMOS изготовления: процесс н-хорошо
23. CMOS изготовления: процесс ванны близнец
24. Придерживайтесь схемы и дизайн-макет маски
25. МОП-транзистора: физическая структура
26. Система МОП под внешним смещением
27. Структура и функционирование полевого МОП-транзистора
28. Пороговое напряжение
29. Текущие характеристики напряжения МОП-транзистора
30. Mosfet масштабирование
31. Последствия масштабирования
32. Малые Geometry эффекты
33. MOS Емкости
34. MOS инвертор
35. Напряжение передачи характеристики (VTC) МОП инвертора
36. Инверторы с нагрузкой МОП-транзистор п-типа
37. резистивный преобразователь нагрузки
38. Проектирование Истощение нагрузки Инверторы
39. CMOS инвертор
40. Определения времени задержки
41. Расчет Время задержки
42. Инвертор Конструкция с задержкой Сдерживает: Пример
43. комбинационных логических схем MOS: введение
44. MOS логические схемы с Истощение NMOS нагрузки: с двумя входами NOR Gate
45. МОП-логические схемы с Истощение NMOS нагрузки: Обобщенные NOR структура с несколькими входами
46. МОП-логические схемы с Истощение NMOS нагрузки: Переходный анализ NOR ворот
47. МОП-логические схемы с Истощение NMOS нагрузки: с двумя входами NAND Gate
48. МОП-логические схемы с Истощение NMOS нагрузки: Обобщенная структура типа NAND с несколькими входами
49. МОП-логические схемы с Истощение NMOS нагрузки: Переходный анализ вентилю
50. КМОП логические схемы: NOR2 (два входных NOR) ворота
51. CMOS NAND2 (два входных NAND) ворота
52. Схема простой КМОП логических вентилей
53. Сложные логические схемы
54. Комплекс CMOS Logic Gates
55. Схема комплекса КМОП логических вентилей
56. AOI и OAI Гейтс
57. Псевдо-NMOS Гейтс
58. CMOS Full-Adder цепи и нести пульсации сумматор
59. CMOS передач Ворота (Pass Gates)
60. Дополнительной Pass-транзисторная логика (CPL)
61. Последовательное МОП-логические схемы: Введение
62. Поведение бистабильных элементов
63. SR фиксирующей схемы
64. Хронометрировали SR Защелка
65. Хронометрировали JK Защелка
66. Master-Slave флип-флоп
67. CMOS D-защелкой и Edge-Triggered флип-флоп
68. Динамические схемы логики: Введение
69. Основные принципы транзисторных схем Pass
Все темы не перечислены из-за ограничений, установленных символов в Play Store.
Обновление Basics of VLSI Design 7
Check out New Learning Videos! We have Added
• Chapter and topics made offline access
• New Intuitive Knowledge Test & Score Section
• Search Option with autoprediction to get straight the your topic
• Fast Response Time of Application
• Provide Storage Access for Offline Mode
• Chapter and topics made offline access
• New Intuitive Knowledge Test & Score Section
• Search Option with autoprediction to get straight the your topic
• Fast Response Time of Application
• Provide Storage Access for Offline Mode
Читать далее
Предыдущие Версии Больше
Basics of VLSI Design
7
APK
April 5, 2021
7.83 MB
Variant
Arch
Version
DPI
Basics of VLSI Design
7
XAPK
APKs
April 7, 2021
7.85 MB
Variant
Arch
Version
DPI
Basics of VLSI Design
5.3
APK
January 10, 2018
6.99 MB
Requires Android: Android 4.0+
Screen DPI: 120-640dpi
SHA1: a28c7cc90195ddfe7fc42adf191779fdddc4b9c3
Size: 6.99 MB
What's New:
• Chapter and topics made offline acces
• New Intuitive Knowledge Test & Score Section
• Search Option with autoprediction to get straight the your topic
• Fast Response Time of Application
• New Intuitive Knowledge Test & Score Section
• Search Option with autoprediction to get straight the your topic
• Fast Response Time of Application
Basics of VLSI Design
5.2
APK
March 16, 2017
4.88 MB
Requires Android: Android 2.3.4+
Screen DPI: 120-640dpi
SHA1: 8f6962dd8ebb1ea8e715af37acc59d4fdd10e4a5
Size: 4.88 MB
What's New:
# Version 5.2
============
* We have made it much Lighter and Faster
* Advertisement management
* New attrective and smooth UI
* No special permission Required
* Added project , study metarial and apptitude test
* Google News Feeds Related To Subjects
* Set Alarm (Reminder) for your topic to study
* Set favourite topics to read
* Check your Learning Progress
=================================================
============
* We have made it much Lighter and Faster
* Advertisement management
* New attrective and smooth UI
* No special permission Required
* Added project , study metarial and apptitude test
* Google News Feeds Related To Subjects
* Set Alarm (Reminder) for your topic to study
* Set favourite topics to read
* Check your Learning Progress
=================================================
Больше Информации
Имя пакета:
Категория:
Дата обновления:
2021-03-24
Последняя Версия:
7
Требуется обновление:
Доступно на:
Требования:
Android 4.1+
Пожаловаться: